LCMXO2280C-4TN144C FPGA – Matriu de portes programables de camp 2280 LUTs 113 E/S 1.8 /2.5/3.3V -4 velocitats
♠ Descripció del producte
Atribut del producte | Valor de l'atribut |
Fabricant: | Reixat |
Categoria de producte: | FPGA - Matriu de portes programables en camp |
RoHS: | Detalls |
Sèrie: | LCMXO2280C |
Nombre d'elements lògics: | 2280 LE |
Nombre d'E/S: | 113 E/S |
Tensió d'alimentació - Mín: | 1,71 V |
Tensió d'alimentació - Màx.: | 3,465 V |
Temperatura mínima de funcionament: | 0 °C |
Temperatura màxima de funcionament: | + 85 °C |
Velocitat de dades: | - |
Nombre de transceptors: | - |
Estil de muntatge: | SMD/SMT |
Paquet/Caixa: | TQFP-144 |
Embalatge: | Safata |
Marca: | Reixat |
RAM distribuïda: | 7,7 kbit |
Bloc RAM integrat - EBR: | 27,6 kbit |
Alçada: | 1,4 mm |
Durada: | 20 mm |
Freqüència màxima de funcionament: | 550 MHz |
Sensible a la humitat: | Sí |
Nombre de blocs de matriu lògica - LAB: | 285 LAB |
Corrent de subministrament operatiu: | 23 mA |
Tensió d'alimentació de funcionament: | 1,8 V/2,5 V/3,3 V |
Tipus de producte: | FPGA - Matriu de portes programables en camp |
Quantitat del paquet de fàbrica: | 60 |
Subcategoria: | Circuits integrats de lògica programable |
Memòria total: | 35,3 kbit |
Amplada: | 20 mm |
Pes unitari: | 1,319 g |
No volàtil, infinitament reconfigurable
• Engegada instantània: s'encén en microsegons
• Xip únic, no cal memòria de configuració externa
• Excel·lent seguretat de disseny, sense flux de bits per interceptar
• Reconfigurar la lògica basada en SRAM en mil·lisegons
• SRAM i memòria no volàtil programables a través del port JTAG
• Admet la programació en segon pla de la memòria no volàtil
Mode de repòs
• Permet una reducció del corrent estàtic de fins a 100 vegades
Reconfiguració de TransFR™ (TFR)
• Actualització de la lògica en el camp mentre el sistema funciona
Alta densitat d'E/S a lògica
• De 256 a 2280 LUT4
• De 73 a 271 E/S amb àmplies opcions de paquet
• Migració de densitat compatible
• Embalatge sense plom/compliment de la RoHS
Memòria integrada i distribuïda
• Fins a 27,6 Kbits de RAM de bloc integrada sysMEM™
• Fins a 7,7 Kbits de RAM distribuïda
• Lògica de control FIFO dedicada
Buffer d'E/S flexible
• El buffer sysIO™ programable admet una àmplia gamma d'interfícies:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, LVPECL, RSDS
PLL sysCLOCK™
• Fins a dos PLL analògics per dispositiu
• Multiplicació, divisió i canvi de fase del rellotge
Suport a nivell de sistema
• Exploració de límits de l'estàndard IEEE 1149.1
• Oscil·lador integrat
• Els dispositius funcionen amb una font d'alimentació de 3,3 V, 2,5 V, 1,8 V o 1,2 V
• Programació integrada al sistema compatible amb IEEE 1532