LCMXO640C-4TN144C FPGA - Matriu de porta programable de camp 640 LUTS 113 E/S

Descripció breu:

Fabricants: Lattice
Categoria de producte: FPGA - Field Programmable Gate Array
Fitxa de dades:LCMXO640C-4TN144C
Descripció:IC FPGA 113 I/O 144TQFP
Estat RoHS: RoHS Compliant


Detall del producte

Característiques

Etiquetes de producte

♠ Descripció del producte

Atribut del producte Valor de l'atribut
Fabricant: Enreixat
Categoria del Producte: FPGA - Matriu de porta programable de camp
RoHS: Detalls
Sèrie: LCMXO640C
Nombre d'elements lògics: 640 LE
Nombre d'E/S: 113 E/S
Tensió d'alimentació - Mínima: 1,71 V
Tensió d'alimentació - Màx.: 3.465 V
Temperatura mínima de funcionament: 0 C
Temperatura màxima de funcionament: + 85 C
Velocitat de dades: -
Nombre de transceptors: -
Estil de muntatge: SMD/SMT
Paquet/Estoix: TQFP-144
Embalatge: Safata
Marca: Enreixat
RAM distribuïda: 6,1 kbit
Alçada: 1,4 mm
Llargada: 20 mm
Freqüència màxima de funcionament: 550 MHz
Sensible a la humitat:
Nombre de blocs de matriu lògica - LAB: 80 LAB
Corrent de subministrament d'operació: 17 mA
Tensió d'alimentació de funcionament: 1,8 V/2,5 V/3,3 V
Tipus de Producte: FPGA - Matriu de porta programable de camp
Quantitat de paquet de fàbrica: 60
Subcategoria: Circuits integrats lògics programables
Memòria total: 6,1 kbit
Amplada: 20 mm
Unitat de pes: 1.319 g

  • Anterior:
  • Pròxim:

  • No volàtil, infinitament reconfigurable

    • Encès instantani: s'encén en microsegons

    • Un sol xip, no requereix memòria de configuració externa

    • Excel·lent seguretat de disseny, sense flux de bits per interceptar

    • Reconfigura la lògica basada en SRAM en mil·lisegons

    • SRAM i memòria no volàtil programables mitjançant port JTAG

    • Admet programació en segon pla de memòria no volàtil

    Mode de repòs

    • Permet una reducció del corrent estàtica fins a 100x

    Reconfiguració TransFR™ (TFR)

    • Actualització de la lògica al camp mentre el sistema funciona

    Alta densitat d'E/S a lògica

    • 256 a 2280 LUT4

    • De 73 a 271 E/S amb àmplies opcions de paquet

    • Admet migració de densitat

    • Embalatge sense plom/compatible amb RoHS

    Memòria incrustada i distribuïda

    • Fins a 27,6 Kbits de RAM de blocs incrustats sysMEM™

    • Fins a 7,7 Kbits de RAM distribuïda

    • Lògica de control FIFO dedicada

    Buffer d'E/S flexible

    • La memòria intermèdia programable sysIO™ admet una àmplia gamma d'interfícies:

    – LVCMOS 3.3/2.5/1.8/1.5/1.2

    – LVTTL

    - PCI

    – LVDS, Bus-LVDS, LVPECL, RSDS

    PLL sysCLOCK™

    • Fins a dos PLL analògics per dispositiu

    • Multiplicació, divisió i canvi de fase del rellotge

    Suport a nivell de sistema

    • Escaneig de límits estàndard IEEE 1149.1

    • Oscil·lador a bord

    • Els dispositius funcionen amb font d'alimentació de 3,3 V, 2,5 V, 1,8 V o 1,2 V

    • Programació dins del sistema compatible amb IEEE 1532

    Productes relacionats