Microcontroladors ARM LPC1850FET180,551: MCU Cortex-M3 SRAM de 200 kB SRAM de 200 kB
♠ Descripció del producte
Atribut del producte | Valor de l'atribut |
Fabricant: | NXP |
Categoria de producte: | Microcontroladors ARM - MCU |
RoHS: | Detalls |
Estil de muntatge: | SMD/SMT |
Paquet/Caixa: | TFBGA-180 |
Nucli: | ARM Cortex M3 |
Mida de memòria del programa: | 0 B |
Amplada del bus de dades: | 32 bits |
Resolució ADC: | 10 bits |
Freqüència màxima de rellotge: | 180 MHz |
Nombre d'E/S: | 118 E/S |
Mida de la RAM de dades: | 200 kB |
Tensió d'alimentació - Mín: | 2,4 V |
Tensió d'alimentació - Màx.: | 3,6 V |
Temperatura mínima de funcionament: | - 40 °C |
Temperatura màxima de funcionament: | + 85 °C |
Embalatge: | Safata |
Tensió d'alimentació analògica: | 3,3 V |
Marca: | NXP Semiconductors |
Resolució DAC: | 10 bits |
Tipus de RAM de dades: | SRAM |
Mida de la ROM de dades: | 16 kB |
Tipus de ROM de dades: | EEPROM |
Voltatge d'E/S: | de 2,4 V a 3,6 V |
Tipus d'interfície: | CAN, Ethernet, I2C, SPI, USB |
Durada: | 12,575 mm |
Sensible a la humitat: | Sí |
Nombre de canals ADC: | 8 canals |
Nombre de temporitzadors/comptadors: | 4 temporitzadors |
Sèrie de processadors: | LPC1850 |
Producte: | MCU |
Tipus de producte: | Microcontroladors ARM - MCU |
Tipus de memòria de programa: | Flaix |
Quantitat del paquet de fàbrica: | 189 |
Subcategoria: | Microcontroladors - MCU |
Nom comercial: | LPC |
Temporitzadors de vigilància: | Temporitzador de vigilància |
Amplada: | 12,575 mm |
Àlies de número de peça: | 935296289551 |
Pes unitari: | 291,515 mg |
♠ MCU sense memòria flaix ARM Cortex-M3 de 32 bits; fins a 200 kB de SRAM; Ethernet, dos USB HS, LCD i controlador de memòria externa
Els LPC1850/30/20/10 són microcontroladors basats en ARM Cortex-M3 per a aplicacions integrades. L'ARM Cortex-M3 és un nucli de nova generació que ofereix millores del sistema, com ara un baix consum d'energia, funcions de depuració millorades i un alt nivell d'integració de blocs de suport.
Els LPC1850/30/20/10 funcionen a freqüències de CPU de fins a 180 MHz. La CPU ARM Cortex-M3 incorpora un pipeline de 3 etapes i utilitza una arquitectura Harvard amb busos d'instruccions i dades locals separats, així com un tercer bus per a perifèrics. La CPU ARM Cortex-M3 també inclou una unitat de precàrrega interna que admet la ramificació especulativa.
L'LPC1850/30/20/10 inclou fins a 200 kB de SRAM en el xip, una interfície flash SPI quàdruple (SPIFI), un subsistema de temporitzador/PWM configurable per estat (SCTimer/PWM), dos controladors USB d'alta velocitat, Ethernet, LCD, un controlador de memòria externa i diversos perifèrics digitals i analògics.
• Nucli del processador: processador ARM Cortex-M3 (versió r2p1), que funciona a freqüències de fins a 180 MHz.
– Unitat de protecció de memòria (MPU) integrada amb ARM Cortex-M3 que admet vuit regions.
– Controlador d'interrupcions vectorials imbricades (NVIC) integrat ARM Cortex-M3.
– Entrada d'interrupció no emmascarable (NMI).
– Depuració de JTAG i cablejat sèrie, traçat sèrie, vuit punts de ruptura i quatre punts de vigilància.
– Compatibilitat amb el mòdul de traça millorat (ETM) i la memòria intermèdia millorada (ETB).
– Temporitzador de tic-tac del sistema.
• Memòria integrada en el xip
– 200 kB de SRAM per a ús de codi i dades.
– Múltiples blocs SRAM amb accés a bus separat.
– ROM de 64 kB que conté codi d'arrencada i controladors de programari integrats al xip.
– Memòria programable d'un sol ús (OTP) de 64 bits + 256 bits per a ús general.
• Unitat de generació de rellotge
– Oscil·lador de cristall amb un rang de funcionament d'1 MHz a 25 MHz.
– Oscil·lador RC intern de 12 MHz ajustat a una precisió de l'1,5 % respecte a la temperatura i el voltatge.
– Oscil·lador de cristall RTC de potència ultrabaixa.
– Tres PLL permeten el funcionament de la CPU fins a la velocitat màxima de la CPU sense necessitat d'un cristall d'alta freqüència. El segon PLL està dedicat a l'USB d'alta velocitat, el tercer PLL es pot utilitzar com a PLL d'àudio.
– Sortida de rellotge
• Perifèrics digitals configurables:
– Subsistema de temporitzador configurable d'estat (SCTimer/PWM) a l'AHB.
– La matriu de multiplexor d'entrada global (GIMA) permet connectar creuadament múltiples entrades i sortides a perifèrics controlats per esdeveniments com ara temporitzadors, SCTimer/PWM i ADC0/1.
• Interfícies sèrie:
– Interfície flash Quad SPI (SPIFI) amb dades d'1, 2 o 4 bits a velocitats de fins a 52 MB per segon.
– MAC Ethernet 10/100T amb interfícies RMII i MII i compatibilitat amb DMA per a un alt rendiment amb baixa càrrega de CPU. Compatibilitat amb la marca de temps IEEE 1588/marca de temps avançada (IEEE 1588-2008 v2).
– Una interfície USB 2.0 d'alta velocitat per a host/dispositiu/OTG amb suport DMA i PHY (USB0) d'alta velocitat integrat.
– Una interfície d'amfitrió/dispositiu USB 2.0 d'alta velocitat amb suport DMA, PHY de velocitat completa integrat en el xip i interfície ULPI a un PHY extern d'alta velocitat (USB1).
– Programari de prova elèctrica d'interfície USB inclòs a la pila USB ROM.
– Quatre UART 550 amb suport DMA: un UART amb interfície de mòdem completa; un UART amb interfície IrDA; tres USART admeten el mode síncron UART i una interfície de targeta intel·ligent que compleix amb l'especificació ISO7816.
– Fins a dos controladors C_CAN 2.0B amb un canal cadascun. L'ús del controlador C_CAN exclou el funcionament de tots els altres perifèrics connectats al mateix pont de bus. Vegeu la figura 1 i la referència 2.
– Dos controladors SSP amb suport FIFO i multiprotocol. Tots dos SSP amb suport DMA.
– Una interfície de bus I2C Fast-mode Plus amb mode monitor i amb pins d'E/S de drenatge obert que compleixen amb l'especificació completa del bus I2C. Admet velocitats de dades de fins a 1 Mbit/s.
– Una interfície de bus I2C estàndard amb mode monitor i pins d'E/S estàndard.
– Dues interfícies I2S amb suport DMA, cadascuna amb una entrada i una sortida.
• Perifèrics digitals:
– Controladora de memòria externa (EMC) que admet dispositius externs SRAM, ROM, memòria flash NOR i SDRAM.
– Controlador LCD amb suport DMA i una resolució de pantalla programable de fins a 1024 H
– 768 V. Admet panells STN monocroms i en color i panells en color TFT; admet la taula de consulta de color (CLUT) d'1/2/4/8 bpp i el mapatge directe de píxels de 16/24 bits.
– Interfície de targeta d'entrada i sortida digital segura (SD/MMC).
– El controlador DMA d'ús general de vuit canals pot accedir a totes les memòries de l'AHB i a tots els esclaus AHB compatibles amb DMA.
– Fins a 164 pins d'entrada/sortida d'ús general (GPIO) amb resistències de pull-up/pull-down configurables.
– Els registres GPIO es troben a l'AHB per a un accés ràpid. Els ports GPIO tenen suport DMA.
– Es poden seleccionar fins a vuit pins GPIO de tots els pins GPIO com a fonts d'interrupció sensibles a la vora i al nivell.
– Dos mòduls d'interrupció de grup GPIO permeten una interrupció basada en un patró programable d'estats d'entrada d'un grup de pins GPIO.
– Quatre temporitzadors/comptadors d'ús general amb capacitats de captura i coincidència.
– Un control de motor PWM per al control de motors trifàsics.
– Una interfície de codificador en quadratura (QEI).
– Temporitzador d'interrupcions repetitives (temporitzador RI).
– Temporitzador de vigilància en finestra.
– Rellotge en temps real (RTC) de consum ultrabaix en un domini d'alimentació separat amb 256 bytes de registres de reserva alimentats per bateria.
– Temporitzador d'alarma; pot funcionar amb piles.
• Perifèrics analògics:
– Un DAC de 10 bits amb suport DMA i una taxa de conversió de dades de 400 kSamples/s.
– Dos ADC de 10 bits amb suport DMA i una taxa de conversió de dades de 400 kSamples/s. Fins a vuit canals d'entrada per ADC.
• Identificador únic per a cada dispositiu.
• Potència:
– Font d'alimentació única de 3,3 V (2,2 V a 3,6 V) amb regulador de voltatge intern integrat en el xip per a l'alimentació principal i el domini d'alimentació RTC.
– El domini d'alimentació RTC es pot alimentar per separat mitjançant una bateria de 3 V.
– Quatre modes de consum reduït: Repòs, Repòs profund, Apagada i Apagada profunda.
– Despertació del processador des del mode de repòs mitjançant interrupcions de despertador des de diversos perifèrics.
– Despertació dels modes de repòs profund, apagat i apagat profund mitjançant interrupcions externes i interrupcions generades per blocs alimentats per bateria en el domini d'alimentació RTC.
– Detecció de caiguda de tensió amb quatre llindars separats per a interrupció i reinici forçat.
– Reinici a l'engegada (POR).
• Disponible com a paquets LQFP de 144 pins i com a paquets BGA de 256 pins, 180 pins i 100 pins.
• Industrial
• Lectors RFID
• Consumidor
• Comptador electrònic
• Electrodomèstics de línia blanca