Microcontroladors LPC1850FET180,551 ARM - MCU Cortex-M3 200 kB SRAM 200 kB SRAM

Descripció breu:

Fabricants: NXP
Categoria de producte: Microcontroladors ARM - MCU
Fitxa de dades:LPC1850FET180.551
Descripció: ARM Cortex-M3
Estat RoHS: RoHS Compliant


Detall del producte

Característiques

Aplicacions

Etiquetes de producte

♠ Descripció del producte

Atribut del producte Valor de l'atribut
Fabricant: NXP
Categoria del Producte: Microcontroladors ARM - MCU
RoHS: Detalls
Estil de muntatge: SMD/SMT
Paquet/Estoix: TFBGA-180
Nucli: ARM Cortex M3
Mida de la memòria del programa: 0 B
Amplada del bus de dades: 32 bits
Resolució ADC: 10 bits
Freqüència màxima del rellotge: 180 MHz
Nombre d'E/S: 118 E/S
Mida de la memòria RAM de dades: 200 kB
Tensió d'alimentació - Mínima: 2,4 V
Tensió d'alimentació - Màx.: 3,6 V
Temperatura mínima de funcionament: -40 C
Temperatura màxima de funcionament: + 85 C
Embalatge: Safata
Tensió d'alimentació analògica: 3,3 V
Marca: NXP Semiconductors
Resolució DAC: 10 bits
Tipus de memòria RAM de dades: SRAM
Mida de la ROM de dades: 16 kB
Tipus de ROM de dades: EEPROM
Tensió d'E/S: 2,4 V a 3,6 V
Tipus d'interfície: CAN, Ethernet, I2C, SPI, USB
Llargada: 12.575 mm
Sensible a la humitat:
Nombre de canals ADC: 8 Canal
Nombre de temporitzadors/comptadors: 4 Temporitzador
Sèrie de processadors: LPC1850
Producte: MCU
Tipus de Producte: Microcontroladors ARM - MCU
Tipus de memòria del programa: Flash
Quantitat de paquet de fàbrica: 189
Subcategoria: Microcontroladors - MCU
Nom comercial: LPC
Temporitzadors de Watchdog: Temporitzador de gos vigilant
Amplada: 12.575 mm
Núm. de part Àlies: 935296289551
Unitat de pes: 291,515 mg

♠ MCU sense flaix ARM Cortex-M3 de 32 bits;fins a 200 kB de SRAM;Ethernet, dos USB HS, LCD i controlador de memòria externa

Els LPC1850/30/20/10 són microcontroladors basats en ARM Cortex-M3 per a aplicacions incrustades.L'ARM Cortex-M3 és un nucli de nova generació que ofereix millores del sistema, com ara un baix consum d'energia, funcions de depuració millorades i un alt nivell d'integració de blocs de suport.

L'LPC1850/30/20/10 funciona a freqüències de CPU de fins a 180 MHz. La CPU ARM Cortex-M3 incorpora una canalització de 3 etapes i utilitza una arquitectura de Harvard amb busos de dades i instruccions locals separats, així com un tercer bus per a perifèrics. .La CPU ARM Cortex-M3 també inclou una unitat interna de recuperació prèvia que admet ramificacions especulatives.

El LPC1850/30/20/10 inclou fins a 200 kB de SRAM al xip, una interfície de flaix SPI quàdruple (SPIFI), un subsistema de temporitzador/PWM configurable per estat (SCTimer/PWM), dos controladors USB d'alta velocitat, Ethernet, LCD, un controlador de memòria extern i diversos perifèrics digitals i analògics.


  • Anterior:
  • Pròxim:

  • • Nucli del processador: processador ARM Cortex-M3 (versió r2p1), que funciona a freqüències de fins a 180 MHz.

    - Unitat de protecció de memòria (MPU) integrada ARM Cortex-M3 que admet vuit regions.

    - Controlador d'interrupció vectorial nidat (NVIC) integrat ARM Cortex-M3.

    – Entrada d'interrupció no emmascarable (NMI).

    - Depuració de cables JTAG i sèrie, traça en sèrie, vuit punts d'interrupció i quatre punts de vigilància.

    – Compatibilitat amb el mòdul de traça millorat (ETM) i el buffer de traça millorat (ETB).

    - Temporitzador del sistema.

    • Memòria en xip

    – 200 kB de SRAM per utilitzar codi i dades.

    - Múltiples blocs SRAM amb accés a bus independent.

    – ROM de 64 kB que conté codi d'arrencada i controladors de programari en xip.

    – Memòria programable d'una sola vegada (OTP) de 64 bits + 256 bits per a ús general.

    • Unitat de generació de rellotges

    – Oscil·lador de cristall amb un rang de funcionament d'1 MHz a 25 MHz.

    – Oscil·lador RC intern de 12 MHz retallat amb una precisió de l'1,5% sobre la temperatura i la tensió.

    – Oscil·lador de cristall RTC de potència ultra baixa.

    - Tres PLL permeten el funcionament de la CPU fins a la velocitat màxima de la CPU sense necessitat d'un cristall d'alta freqüència.El segon PLL està dedicat a l'USB d'alta velocitat, el tercer PLL es pot utilitzar com a PLL d'àudio.

    - Sortida del rellotge

    • Perifèrics digitals configurables:

    – Subsistema de temporitzador configurable d'estat (SCTimer/PWM) a AHB.

    - Global Input Multiplexer Array (GIMA) permet connectar múltiples entrades i sortides a perifèrics impulsats per esdeveniments com temporitzadors, SCTimer/PWM i ADC0/1

    • Interfícies sèrie:

    – Quad SPI Flash Interface (SPIFI) amb dades d'1, 2 o 4 bits a velocitats de fins a 52 MB per segon.

    – 10/100T Ethernet MAC amb interfícies RMII i MII i suport DMA per a un alt rendiment a baixa càrrega de CPU.Suport per a segell de temps IEEE 1588/estampació de temps avançada (IEEE 1588-2008 v2).

    - Una interfície d'amfitrió/dispositiu/OTG USB 2.0 d'alta velocitat amb suport DMA i PHY d'alta velocitat en xip (USB0).

    - Una interfície d'amfitrió/dispositiu USB 2.0 d'alta velocitat amb suport DMA, interfície PHY a tota velocitat en xip i interfície ULPI a un PHY d'alta velocitat extern (USB1).

    – Programari de prova elèctrica de la interfície USB inclòs a la pila USB ROM.

    – Quatre 550 UART amb suport DMA: un UART amb interfície de mòdem completa;un UART amb interfície IrDA;tres USART admeten el mode síncron UART i una interfície de targeta intel·ligent conforme a l'especificació ISO7816.

    – Fins a dos controladors C_CAN 2.0B amb un canal cadascun.L'ús del controlador C_CAN exclou el funcionament de tots els altres perifèrics connectats al mateix pont de bus. Vegeu la figura 1 i la ref.2.

    – Dos controladors SSP amb FIFO i suport multiprotocol.Tots dos SSP amb suport DMA.

    – Una interfície de bus I2C de mode ràpid Plus amb mode de monitor i amb pins d'E/S de drenatge obert que s'ajusten a l'especificació completa del bus I2C.Admet velocitats de dades de fins a 1 Mbit/s.

    – Una interfície de bus I2C estàndard amb mode monitor i pins d'E/S estàndard.

    – Dues interfícies I2S amb suport DMA, cadascuna amb una entrada i una sortida.

    • Perifèrics digitals:

    – Controlador de memòria externa (EMC) que admet dispositius SRAM, ROM, flash NOR i SDRAM externs.

    - Controlador LCD amb suport DMA i una resolució de pantalla programable de fins a 1024 H

    – 768 V. Admet panells STN monocroms i de color i panells de color TFT;Admet la taula de cerca de color (CLUT) d'1/2/4/8 bpp i el mapeig directe de píxels de 16/24 bits.

    - Interfície de targeta de sortida d'entrada digital segura (SD/MMC).

    - El controlador DMA de propòsit general de vuit canals pot accedir a totes les memòries de l'AHB i a tots els esclaus AHB capaços de DMA.

    – Fins a 164 pins d'entrada/sortida de propòsit general (GPIO) amb resistències d'aixecament/aixecament configurables.

    – Els registres GPIO es troben a l'AHB per a un accés ràpid.Els ports GPIO tenen suport DMA.

    – Es poden seleccionar fins a vuit pins GPIO de tots els pins GPIO com a fonts d'interrupció sensibles a la vora i el nivell.

    – Dos mòduls d'interrupció de grup GPIO permeten una interrupció basada en un patró programable d'estats d'entrada d'un grup de pins GPIO.

    - Quatre temporitzadors/comptadors d'ús general amb capacitats de captura i coincidència.

    – Un PWM de control del motor per al control del motor trifàsic.

    - Interfície d'un codificador de quadrícula (QEI).

    – Temporitzador d'interrupció repetitiva (temporitzador RI).

    - Temporitzador de gos vigilant amb finestra.

    - Rellotge en temps real (RTC) d'ultra baixa potència en un domini d'alimentació independent amb 256 bytes de registres de seguretat alimentats per bateria.

    - Temporitzador d'alarma;pot funcionar amb bateria.

    • Perifèrics analògics:

    – Un DAC de 10 bits amb suport DMA i una taxa de conversió de dades de 400 kMostres/s.

    – Dos ADC de 10 bits amb suport DMA i una taxa de conversió de dades de 400 kMostres/s.Fins a vuit canals d'entrada per ADC.

    • ID únic per a cada dispositiu.

    • Potència:

    – Font d'alimentació única de 3,3 V (2,2 V a 3,6 V) amb regulador de tensió intern en xip per a l'alimentació principal i el domini d'alimentació RTC.

    – El domini d'alimentació RTC es pot alimentar per separat mitjançant una font de bateria de 3 V.

    - Quatre modes de potència reduïda: Repòs, Repòs profund, Apagada i Apagada profunda.

    - Activació del processador des del mode de repòs mitjançant interrupcions d'activació de diversos perifèrics.

    - Despertar-se dels modes de son profund, apagat i apagat profund mitjançant interrupcions i interrupcions externes generades per blocs alimentats per bateria al domini d'alimentació RTC.

    – Detecció d'interrupció d'interrupció amb quatre llindars separats per a interrupció i restabliment forçat.

    – Reinicialització de l'encesa (POR).

    • Disponible com a paquets LQFP de 144 pins i com a paquets BGA de 256 pins, 180 pins i 100 pins.

    • Industrial

    • Lectors RFID

    • Consumidor

    • e-Metering

    • Productes de línia blanca

    Productes relacionats